信息化眼图测试保养

时间:2024年03月27日 来源:

  克劳德高速数字信号测试实验室致敬信息论创始人克劳德·艾尔伍德·香农,以成为高数信号传输测试界的带头者为奋斗目标。

  克劳德高速数字信号测试实验室重心团队成员从业测试领域10年以上。实验室配套KEYSIGHT/TEK主流系列示波器、误码仪、协议分析仪、矢量网络分析仪及附件,使用PCIE/USB-IF/WILDER等行业指定品牌夹具。坚持以专业的技术人员,严格按照行业测试规范,配备高性能的权能测试设备,提供给客户更精细更权能的全方面的专业服务。

  克劳德高速数字信号测试实验室提供具深度的专业知识及一系列认证测试、预认证测试及错误排除信号完整性测试、多端口矩阵测试、HDMI测试、USB测试等方面测试服务。 眼图测试分析系统参数?信息化眼图测试保养

信息化眼图测试保养,眼图测试

    原理描述1.眼图的形成对于数字信号,其高电平与低电平的变化可以有多种序列组合。以3个bit为例,有000~111共8种组合。在时域上将足够多的上述序列按某一个基准点对齐,然后将其波形叠加起来,就形成了眼图。2.传统眼图生成方法传统眼图生成方法原理简单,很适合理解眼图生成机制传统的眼图生成方法简单描述就是“每次触发叠加一个UI”。方法简单,但效果并不理想。由于屏幕上的每个UI信号波形通过触发点对齐,眼图通过对信号多次触发采集后叠加生成。这样会导致仪器触发电路的抖动成分将被引入到眼图测量中。导致了测量不精确。3新的眼图生成方法新的眼图方法描述为“同步切割+叠加显示”。示波器首先捕获一组连续比特位的信号,然后用软件PLL方法恢复出时钟,利用恢复出的时钟和捕获到的信号按比特位切割,切割一次,叠加一次,将捕获到的一组数据的每个比特位都叠加到了眼图上。 广东校准眼图测试联系人USB2.0眼图测试设备步骤?

信息化眼图测试保养,眼图测试

DDR4眼图测试1-2是德科技ADS仿真软件的DDR4总线仿真器,提供了统计眼图分析的功能,能够在短时间内统计计算在极低误码率(1e-16)下的DQ眼图,根据规范判断模板是否违规。另外基于总线的仿真,也很易于仿真基于串扰因素下的眼图质量。基于示波器的DDR4信号实测,可以利用大家熟悉的InfiniiScan区域触发功能,很容易分离出“写”信号,再通过Gating功能对Burst写信号做时钟恢复和眼图重建,再进行EyeContour测量,并验证1e-16误码率下的眼图模板是否违规。如果是使用一致性测试软件,就不用手动操作,软件会自动跟踪和分离波形并实现眼图测试

    对于DDR源同步操作,必然要求DQS选通信号与DQ数据信号有一定建立时间tDS和保持时间tDH要求,否则会导致接收锁存信号错误,DDR4信号速率达到了,单一比特位宽为,时序裕度也变得越来越小,传统的测量时序的方式在短时间内的采集并找到tDS/tDH差值,无法大概率体现由于ISI等确定性抖动带来的对时序恶化的贡献,也很难准确反映随机抖动Rj的影响。在DDR4的眼图分析中就要考虑这些抖动因素,基于双狄拉克模型分解抖动和噪声的随机性和确定性成分,外推出基于一定误码率下的眼图张度。JEDEC协会在规范中明确了在DDR4中测试误码率为1e-16的眼图轮廓,确保满足在Vcent周围Tdivw时间窗口和Vdivw幅度窗口范围内模板内禁入的要求。 DDR测试USB眼图测试设备?

信息化眼图测试保养,眼图测试

传统眼图测量方法的原理传统方法的个缺点就是效率太低。对于现在的高速信号如PCI-ExpressGen2,PCI-SIG要求测量1百万个UI的眼图,用传统方法就需要触发1百万次,这可能需要几个小时才能测量完。第二个缺点是,由于每次触发只能叠加一个UI,形成1百万个UI的眼图就需要触发1百万次,这样不断触发的过程中必然将示波器本身的触发抖动也引入到了眼图上。对于2.5GBbps以上的高速信号,这种触发抖动是不可忽略的。如何同步触发,也就是说如何使每个UI的数据相对于触发点排列?也有两种方法,一种方法是在被测电路板上找到和串行数据同步的时钟,将此时钟引到示波器作为触发源,时钟的边沿作为触发的条件。另外一种方法是将被测的串行信号同时输入到示波器的输入通道和硬件时钟恢复电路(CDR)通道,硬件CDR恢复出串行数据里内嵌的时钟作为触发源。这种同步方法引入了CDR抖动,这是传统方法的第三个缺点。示波器眼图测试中的时基失真估计及修正?自动化眼图测试安装

示波器观测到的眼图。信息化眼图测试保养

 DDR眼图测试1-3

在早期设计阶段,如何完整评价DDR信号质量和时序等参数呢,这里为大家介绍一个设计到验证的流程。ADS提供了W2351EPDDR4一致性分析工具,在ADS仿真后,生成波形可以直接导入到运行于电脑里的示波器离线分析软件Infiniium和N6462ADDR4/LPDDR4一致性测试套件,这个软件可以分析前面所说的JEDEC对DDR4信号要求的电气和时序等参数,判断是否符合规范要求,以测试报告形式呈现,这种方式可以在设计阶段发现违规问题,及时改进设计,缩短研发周期,降低硬件开发成本。另一方面,在硬件已经打板回来,可以通过V系列等示波器测试信号,通过实际的信号检查存在的问题,将仿真的结果和实际测试的结果做相关对比,进一步迭代优化仿真模型和测量方法,使仿真和测试结果逐渐逼近。 信息化眼图测试保养

信息来源于互联网 本站不为信息真实性负责