甘肃PCI-E测试信号完整性测试

时间:2024年05月27日 来源:

PCIe4.0的物理层技术PCIe标准自从推出以来,1代和2代标准已经在PC和Server上使用10多年时间,正在逐渐退出市场。出于支持更高总线数据吞吐率的目的,PCI-SIG组织分别在2010年和2017年制定了PCIe3.0和PCIe4.0规范,数据速率分别达到8Gbps和16Gbps。目前,PCIe3.0和PCle4.0已经在Server及PC上使用,PCIe5.0也在商用过程中。每一代PCIe规范更新的目的,都是要尽可能在原有PCB板材和接插件的基础上提供比前代高一倍的有效数据传输速率,同时保持和原有速率的兼容。别看这是一个简单的目的,但实现起来并不容易。PCIE与负载只有时钟线和数据线,搜索的时候没有控制管理线,怎么找到的寄存器呢?甘肃PCI-E测试信号完整性测试

甘肃PCI-E测试信号完整性测试,PCI-E测试

CTLE均衡器可以比较好地补偿传输通道的线性损耗,但是对于一些非线性因素(比如 由于阻抗不匹配造成的信号反射)的补偿还需要借助于DFE的均衡器,而且随着信号速率的提升,接收端的眼图裕量越来越小,采用的DFE技术也相应要更加复杂。在PCle3.0的 规范中,针对8Gbps的信号,定义了1阶的DFE配合CTLE完成信号的均衡;而在PCle4.0 的规范中,针对16Gbps的信号,定义了更复杂的2阶DFE配合CTLE进行信号的均衡。 图 4 .5 分别是规范中针对8Gbps和16Gbps信号接收端定义的DFE均衡器(参考资料: PCI   Express@   Base   Specification   4.0)。河南PCI-E测试维修电话PCI-e的软件编程接口;

甘肃PCI-E测试信号完整性测试,PCI-E测试

PCIe4.0的测试项目PCIe相关设备的测试项目主要参考PCI-SIG发布的ComplianceTestGuide(一致性测试指南)。在PCIe3.0的测试指南中,规定需要进行的测试项目及其目的如下(参考资料:PCIe3.0ComplianceTestGuide):·ElectricalTesting(电气特性测试):用于检查主板以及插卡发射机和接收机的电气性能。·ConfigurationTesting(配置测试):用于检查PCIe设备的配置空间。·LinkProtocolTesting(链路协议测试):用于检查设备的链路层协议行为。

对于PCIe来说,由于长链路时的损耗很大,因此接收端的裕量很小。为了掌握实际工 作环境下芯片内部实际接收到的信号质量,在PCIe3.0时代,有些芯片厂商会用自己内置 的工具来扫描接收到的信号质量,但这个功能不是强制的。到了PCIe4.0标准中,规范把 接收端的信号质量扫描功能作为强制要求,正式名称是Lane Margin(链路裕量)功能。 简单的Lane Margin功能的实现是在芯片内部进行二维的误码率扫描,即通过调整水平方 向的采样点时刻以及垂直方向的信号判决阈值,PCI-e体系的拓扑结构;

甘肃PCI-E测试信号完整性测试,PCI-E测试

PCIe4.0的发射机质量测试发射机质量是保证链路能够可靠工作的先决条件,对于PCIe的发射机质量测试来说,主要是用宽带示波器捕获其发出的信号并验证其信号质量满足规范要求。按照目前规范中的要求,PCIe3.0的一致性测试需要至少12.5GHz带宽的示波器;而对于PCIe4.0来说,由于数据速率提高到了16Gbps,所以测试需要的示波器带宽应为25GHz或以上。如果要进行主板的测试,测试规范推荐Dual-Port(双口)的测试方式,即把被测的数据通道和参考时钟同时接入示波器,这样在进行抖动分析时就可以把一部分参考时钟中的抖动抵消掉,对于参考时钟Jitter的要求可以放松一些。如果被测件是标准的PCI-E插槽接口,如何进行PCI-E的协议分析?山西PCI-E测试修理

pcie4.0和pcie2.0区别?甘肃PCI-E测试信号完整性测试

综上所述,PCIe4.0的信号测试需要25GHz带宽的示波器,根据被测件的不同可能会 同时用到2个或4个测试通道。对于芯片的测试需要用户自己设计测试板;对于主板或者  插卡的测试来说,测试夹具的Trace选择、测试码型的切换都比前代总线变得更加复杂了;

在数据分析时除了要嵌入芯片封装的线路模型以外,还要把均衡器对信号的改善也考虑进 去。PCIe协会提供的SigTest软件和示波器厂商提供的自动测试软件都可以为PCle4. 0的测试提供很好的帮助。 甘肃PCI-E测试信号完整性测试

信息来源于互联网 本站不为信息真实性负责